Wykaz publikacji wybranego autora

Bogdan Staszewski, dr inż.

asystent

Wydział Elektrotechniki, Automatyki, Informatyki i Inżynierii Biomedycznej
WEAIiIB-kmie, Katedra Metrologii i Elektroniki


  • 2023

    [dyscyplina 1] dziedzina nauk inżynieryjno-technicznych / automatyka, elektronika, elektrotechnika i technologie kosmiczne


  • 2019

    [dyscyplina 1] dziedzina nauk inżynieryjno-technicznych / automatyka, elektronika i elektrotechnika


Identyfikatory Autora Informacje o Autorze w systemach zewnętrznych

ORCID: 0000-0001-9848-1129 połącz konto z ORCID

ResearcherID: brak

Scopus: 6603716392

PBN: 5e7094e7878c28a0473c665a

System Informacyjny AGH (SkOs)





Liczba pozycji spełniających powyższe kryteria selekcji: 7, z ogólnej liczby 12 publikacji Autora


1
  • A 38.6-fJ/conv.-step inverter-based continuous-time bandpass $\Delta\Sigma$ ADC in 28 nm using asynchronous SAR quantizer / Hanie Ghaedrahmati, Jianjun Zhou, Robert Bogdan STASZEWSKI // IEEE Transactions on Circuits and Systems. II, Express Briefs ; ISSN 1549-7747. — 2021 vol. 68 no. 9, s. 3113–3117. — Bibliogr. s. 3117, Abstr.. — Publikacja dostępna online od: 2021-06-16. — R. B. Staszewski - pierwsza afiliacja: University College Dublin, Ireland. — 4th International Symposium on Integrated Circuits and Systems (ISICAS) : December 9th-11th, 2021 : hybrid way. — tekst: https://ieeexplore.ieee.org/stamp/stamp.jsp?tp=&arnumber=9456859

  • keywords: ADC, CT, single loop, inverter based, bandpass, asynchronous successive approximation register, ASAR, delta sigma modulator, continuous time

    cyfrowy identyfikator dokumentu: 10.1109/TCSII.2021.3089831

2
  • A 529-$\mu$W fractional-N all-digital PLL using TDC gain auto-calibration and an inverse-class-F DCO in 65-nm CMOS / Peng Chen, Xi Meng, Jun Yin, Pui-In Mak, Rui P. Martins, Robert Bogdan STASZEWSKI // IEEE Transactions on Circuits and Systems. I, Regular Papers ; ISSN 1549-8328. — 2022 vol. 69 no. 1, s. 51–63. — Bibliogr. s. 61–62, Abstr.. — Publikacja dostępna online od: 2021-07-26. — R. B. Staszewski - afiliacja: University of Science and Technology, Krakow; dod. afiliacja: University College Dublin, Ireland. — tekst: https://ieeexplore.ieee.org/stamp/stamp.jsp?tp=&arnumber=9493748

  • keywords: low power, IoT, Bluetooth LE, inverse class F, DTC, TDC, fractional-N PLL, DCO, ADPLL, phase noise

    cyfrowy identyfikator dokumentu: 10.1109/TCSI.2021.3094094

3
  • A clock-phase reuse technique for discrete-time bandpass filters / Amir Bozorg, Robert Bogdan STASZEWSKI // IEEE Journal of Solid-State Circuits ; ISSN 0018-9200. — 2022 vol. 57 iss. 1, s. 290–301. — Bibliogr. s. 300–301, Abstr.. — Publikacja dostępna online od: 2021-06-23. — Pierwsza afiliacja Autorów: University College Dublin, Dublin, Ireland. — tekst: https://ieeexplore.ieee.org/stamp/stamp.jsp?tp=&arnumber=9463914

  • keywords: charge-sharing, superheterodyne, N-path filter, I/Q, complex signaling, bandpass filter, discrete time receiver, DT receiver, infinite impulse response filter, IIR filter

    cyfrowy identyfikator dokumentu: 10.1109/JSSC.2021.3086621

4
  • A fractional-$N$ digitally intensive PLL achieving 428-fs jitter and $\lt$−54-dBc spurs under $50-mV_{pp}$ supply ripple / Yue Chen, Jiang Gong, Robert Bogdan STASZEWSKI, Masoud Babaie // IEEE Journal of Solid-State Circuits ; ISSN 0018-9200. — 2022 vol. 57 no. 6, s. 1749–1764. — Bibliogr. s. 1763–1764, Abstr.. — Publikacja dostępna online od: 2021-11-12. — R. B. Staszewski - dod. afiliacje: University College Dublin, Ireland; Delft University of Technology, Delft, The Netherlands. — tekst: https://ieeexplore.ieee.org/stamp/stamp.jsp?tp=&arnumber=9612718

  • keywords: ADC, SAR, analog to digital converter, DAC, DPLL, DC-DC converter, supply ripple, supply pushing, ripple replication and cancellation, ripple pattern estimation and cancellation, resample, successive approximation register, SG, slope generator, multi-modulus divider, MMDIV, digitally intensive phase-locked loop, current digital-to-analog converter, inductor capacitor oscillator

    cyfrowy identyfikator dokumentu: 10.1109/JSSC.2021.3123386

5
  • An 85-GHz low-power low-noise amplifier with 15 GHz bandwidth in 22nm FD-SOI CMOS for 5G communications / Amir Bozorg, Sławomir GRUSZCZYŃSKI, Bogdan STASZEWSKI // W: MIKON 2022 [Dokument elektroniczny] : 2022 24th international Microwave and Radar Conference (MIKON) : September 12-14, 2022, Gdańsk, Poland. — Piscataway : IEEE ; Warsaw : University of Technology, cop. 2022. — Dod. ISBN 978-83-956020-2-3 (USB ISBN), 978-1-6654-1106-6 (print on demand). — e-ISBN: 978-83-956020-3-0. — S. 1-3. — Wymagania systemowe: Adobe Reader. — Bibliogr. s. 3, Abstr.. — Dod. afiliacja autorów: University College Dublin, Dublin, Ireland. — tekst: https://ieeexplore-1ieee-1org-1000047bl0077.wbg2.bg.agh.edu.pl/stamp/stamp.jsp?tp=&arnumber=9924886

  • keywords: noise reduction, current reuse, 5G receivers, cognitive radios, low-noise amplifier (LNA), noise cancellation, software-defined radios

    cyfrowy identyfikator dokumentu: 10.23919/MIKON54314.2022.9924886

6
  • Interchannel mismatch calibration techniques for time-interleaved SAR ADCs / Mojtaba Bagheri, Filippo Schembari, Hashem Zare-Hoseini, Robert Bogdan STASZEWSKI, Arokia Nathan // IEEE Open Journal of Circuits and Systems [Dokument elektroniczny]. — Czasopismo elektroniczne ; ISSN 2644-1225. — 2021 vol. 2, s. 420–433. — Wymagania systemowe: Adobe Reader. — Bibliogr. s. 432–433, Abstr.. — Publikacja dostępna online od: 2021-05-25. — R. B. Staszewski - pierwsza afiliacja: University College Dublin, Ireland. — tekst: https://ieeexplore.ieee.org/stamp/stamp.jsp?tp=&arnumber=9440661

  • keywords: ADC, timing skew calibration, time interleaved ADC, SAR analog to digital converter

    cyfrowy identyfikator dokumentu: 10.1109/OJCAS.2021.3083680

7
  • Mismatch analysis of DTCs with an improved BIST-TDC in 28-nm CMOS / Peng Chen, Jun Yin, Feifei Zhang, Pui-In Mak, Rui P. Martins, Robert Bogdan STASZEWSKI // IEEE Transactions on Circuits and Systems. I, Regular Papers ; ISSN 1549-8328. — 2022 vol. 69 no. 1, s. 196–206. — Bibliogr. s. 204–205, Abstr.. — Publikacja dostępna online od: 2021-08-27. — R. B. Staszewski - afiliacja: University of Science and Technology, Krakow; dod. afiliacja: University College Dublin, Ireland. — tekst: https://ieeexplore-1ieee-1org-1000047vl0181.wbg2.bg.agh.edu.pl/stamp/stamp.jsp?tp=&arnumber=9524358

  • keywords: jitter, time-to-digital converter, self calibration, noise shaping, mismatch, fractional spur, DTC, ADPLL, all digital PLL, digital-to-time converter, phase/frequency detector, PFD, build-in self-test, BIST

    cyfrowy identyfikator dokumentu: 10.1109/TCSI.2021.3105451