Wykaz publikacji wybranego autora

Jakub Szyduczyński, dr inż.

adiunkt

Wydział Informatyki, Elektroniki i Telekomunikacji
WIEiT-ke, Instytut Elektroniki


  • 2023

    [dyscyplina 1] dziedzina nauk inżynieryjno-technicznych / automatyka, elektronika, elektrotechnika i technologie kosmiczne


  • 2018

    [dyscyplina 1] dziedzina nauk inżynieryjno-technicznych / automatyka, elektronika i elektrotechnika


[poprzednia klasyfikacja] obszar nauk technicznych / dziedzina nauk technicznych / elektronika


Identyfikatory Autora Informacje o Autorze w systemach zewnętrznych

ORCID: 0000-0001-8513-7687 orcid iD

ResearcherID: DYC-2267-2022

Scopus: 55980585400

PBN: 5e7092ae878c28a04739a9df

System Informacyjny AGH (SkOs)




1
  • [referat, 2017]
  • TytułDynamic equalization of logic delays in feedback-based successive approximation TDCs
    AutorzyJakub SZYDUCZYŃSKI, Dariusz KOŚCIELNIK, Marek MIŚKOWICZ
    ŹródłoEBCCSP 2017 [Dokument elektroniczny] : 3textsuperscript{th} international conference on Event-Based Control, Communication and Signal Processing : May 24–26 2017, Funchal, Madeira, Portugal : proceedings. — [USA] : IEEE, cop. 2017. — S. [1–6]
  • keywords: time-to-digital converter, successive approximation algorithm, feedback based architecture, asynchronous time-to-digital conversion

    cyfrowy identyfikator dokumentu: 10.1109/EBCCSP.2017.8022824