Wykaz publikacji wybranego autora

Rafał Kłeczek, dr inż.

adiunkt

Wydział Elektrotechniki, Automatyki, Informatyki i Inżynierii Biomedycznej
WEAIiIB-kmie, Katedra Metrologii i Elektroniki


  • 2023

    [dyscyplina 1] dziedzina nauk inżynieryjno-technicznych / automatyka, elektronika, elektrotechnika i technologie kosmiczne


  • 2018

    [dyscyplina 1] dziedzina nauk inżynieryjno-technicznych / automatyka, elektronika i elektrotechnika


[poprzednia klasyfikacja] obszar nauk technicznych / dziedzina nauk technicznych / elektronika


Identyfikatory Autora Informacje o Autorze w systemach zewnętrznych

ORCID: 0000-0002-5840-8557 orcid iD

ResearcherID: T-3431-2017

Scopus: 36519032700

PBN: 5e709328878c28a0473a3f29

OPI Nauka Polska

System Informacyjny AGH (SkOs)




1
  • 10 years anniversary of Solid-State Circuits Society chapter Poland
2
  • 10-bitowy przetwornik A/C dla potrzeb wielokanałowych systemów pomiarowych wykorzystywanych w neurobiologii
3
  • A 10-bit 3MS/s low-power charge redistribution ADC in 180nm CMOS for neural application
4
  • A flexible, low-noise charge-sensitive amplifier for particle tracking application
5
  • Active feedbacks comparative analysis for charge sensitive amplifiers designed in CMOS 40 nm
6
  • Application-specific integrated circuits for X-ray imaging and neurobiology
7
  • Area efficient front-end readout electronics for pixel detector based on inverter amplifier
8
  • Charge sensitive amplifier for nanoseconds pulse processing time in CMOS 40 nm technology
9
  • Design of the integrated dual stage charge sensitive amplifier
10
  • Design of the reset and calibration circuits in a dual stage charge sensitive processing chain based on Time-over-Threshold technique for tracking applications
11
  • Dual stage charge-sensitive amplifier with constant-current feedback for time-over-threshold processing dedicated for silicon strip detectors
12
  • Low voltage area efficient current-mode CMOS bandgap reference in deep submicron technology
13
  • Measurement of rare probes with the silicon tracking system of the CBM experiment at FAIR
14
  • Noise optimization of the time and energy measuring ASIC for Silicon Tracking System
15
  • Optymalizacja kształtowania impulsu i szumów toru elektroniki odczytu front-end dla detektorów krzemowych
16
  • Projekt 7-bitowego niskomocowego przetwornika A/C w technologii submikronowej o małej powierzchni do zastosowań wielokanałowych
17
  • Projekt 7-bitowego niskomocowego przetwornika A/C w technologii submikronowej o małej powierzchni do zastosowań wielokanałowych
18
  • Projekt i wyniki pomiarów scalonego przetwornika analogowo-cyfrowego przeznaczonego do układów do rejestracji sygnałów neurobiologicznych
19
  • Projekt układu elektroniki front-end do odczytu detektorów pikselowych oparty na inwerterach
20
  • Projekt układu elektroniki front-end do odczytu detektorów pikselowych oparty na strukturze inwertera
21
  • Projekt układu elektroniki odczytu front-end do pomiaru czasu i energii dla półprzewodnikowych detektorów paskowych
22
  • Projekt układu elektroniki odczytu front-end do pomiaru czasu i energii dla półprzewodnikowych detektorów paskowych
23
  • Prototyp układu scalonego z dwustopniowym przetwarzaniem impulsu dla potrzeb niskomocowego pomiaru czasu wystąpienia zdarzenia i amplitudy ładunku wejściowego
24
  • Prototyp układu scalonego z dwustopniowym przetwarzaniem impulsu dla potrzeb niskomocowego pomiaru czasu wystąpienia zdarzenia i amplitudy ładunku wejściowego
25
  • Scalony pikselowy licznik fotonów promieniowania X dla przemysłu spożywczego