Wykaz publikacji wybranego autora

Rafał Kłeczek, dr inż.

adiunkt

Wydział Elektrotechniki, Automatyki, Informatyki i Inżynierii Biomedycznej
WEAIiIB-kmie, Katedra Metrologii i Elektroniki


  • 2023

    [dyscyplina 1] dziedzina nauk inżynieryjno-technicznych / automatyka, elektronika, elektrotechnika i technologie kosmiczne


  • 2018

    [dyscyplina 1] dziedzina nauk inżynieryjno-technicznych / automatyka, elektronika i elektrotechnika


[poprzednia klasyfikacja] obszar nauk technicznych / dziedzina nauk technicznych / elektronika


Identyfikatory Autora Informacje o Autorze w systemach zewnętrznych

ORCID: 0000-0002-5840-8557 orcid iD

ResearcherID: T-3431-2017

Scopus: 36519032700

PBN: 5e709328878c28a0473a3f29

OPI Nauka Polska

System Informacyjny AGH (SkOs)




1
  • A 10-bit 3MS/s low-power charge redistribution ADC in 180nm CMOS for neural application
2
  • Area efficient front-end readout electronics for pixel detector based on inverter amplifier
3
  • Dual stage charge-sensitive amplifier with constant-current feedback for time-over-threshold processing dedicated for silicon strip detectors
4
  • Optymalizacja kształtowania impulsu i szumów toru elektroniki odczytu front-end dla detektorów krzemowych
5
  • Projekt 7-bitowego niskomocowego przetwornika A/C w technologii submikronowej o małej powierzchni do zastosowań wielokanałowych
6
  • Projekt i wyniki pomiarów scalonego przetwornika analogowo-cyfrowego przeznaczonego do układów do rejestracji sygnałów neurobiologicznych
7
  • Projekt układu elektroniki front-end do odczytu detektorów pikselowych oparty na inwerterach
8
  • Small pixel ultra-fast photon-counting prototype IC for synchrotron applications
9
  • STS/MUCH-XYTER2, a full-size prototype readout chip for silicon strip and GEM detectors
10
  • STS-XYTER a prototype silicon strip detector readout chip for the STS
11
  • STS-XYTER2, a prototype detector readout chip for the CBM-STS and -MUCH
12
  • STS-XYTER2, a prototype detector readout chip for the STS and MUCH
13
  • Testing and diagnostic features of the STS/MUCH-XYTER2 ASIC
14
  • Tests of a readout front-end electronics for a pixel detector based on inverter amplifier
15
  • The design of low power 11.6mW high speed 1.8Gb/s stand-alone LVDS driver in 0.18-$\mu$m CMOS
16
  • The design of low power low noise high speed CMOS readout front-end electronics for silicon strip detectors
17
  • Towards the STS-XYTERv2, a silicon strip detector readout chip for the STS
18
  • Ultrafast signal processing readout front-end electronics in CMOS 40 nm technology for hybrid pixel detectors operating in Single Photon Counting mode