Wykaz publikacji wybranego autora

Dariusz Kościelnik, dr inż.

adiunkt

Wydział Informatyki, Elektroniki i Telekomunikacji
WIEiT-ke, Instytut Elektroniki


  • 2023

    [dyscyplina 1] dziedzina nauk inżynieryjno-technicznych / automatyka, elektronika, elektrotechnika i technologie kosmiczne


  • 2018

    [dyscyplina 1] dziedzina nauk inżynieryjno-technicznych / automatyka, elektronika i elektrotechnika


[poprzednia klasyfikacja] obszar nauk technicznych / dziedzina nauk technicznych / elektronika


Identyfikatory Autora Informacje o Autorze w systemach zewnętrznych

ORCID: 0000-0001-7338-4760 orcid iD

ResearcherID: FYQ-9762-2022

Scopus: 14422354600

PBN: 5e70922b878c28a047391168

OPI Nauka Polska

System Informacyjny AGH (SkOs)




1
  • Architecture of successive approximation time-to-digital converter with single set of delay lines
2
  • Asynchroniczny, bezzegarowy przetwornik TDC
3
  • Bezzegarowy przetwornik TDC o skróconym czasie konwersji
4
  • Dwukanałowy przetwornik interwału czasu do współpracy z asynchronicznym koderem sigma-delta
5
  • Event-driven charge redistribution analog-to-digital converter with simultaneous sampling and conversion
6
  • Event-driven successive charge redistribution schemes for clockless analog-to-digital conversion
7
  • Interface for communication between sensing devices and I2C bus
8
  • Interfejs do komunikacji czujników pomiarowych z magistralą I2C
9
  • Method and apparatus for clockless conversion of portion of electric charge to digital word
10
  • Method and apparatus for clockless conversion of time interval to digital word
11
  • Method and apparatus for clockless conversion of voltage value to digital word
12
  • Method and apparatus for conversion of portion of electric charge to digital word
13
  • Recovery of varying-bandwidth signal for level-crossing sampling
14
  • Voltage-to-digital converter with event-driven charge redistribution