Wykaz publikacji wybranego autora

Dariusz Kościelnik, dr inż.

adiunkt

Wydział Informatyki, Elektroniki i Telekomunikacji
WIEiT-ke, Instytut Elektroniki


  • 2023

    [dyscyplina 1] dziedzina nauk inżynieryjno-technicznych / automatyka, elektronika, elektrotechnika i technologie kosmiczne


  • 2018

    [dyscyplina 1] dziedzina nauk inżynieryjno-technicznych / automatyka, elektronika i elektrotechnika


[poprzednia klasyfikacja] obszar nauk technicznych / dziedzina nauk technicznych / elektronika


Identyfikatory Autora Informacje o Autorze w systemach zewnętrznych

ORCID: 0000-0001-7338-4760 orcid iD

ResearcherID: FYQ-9762-2022

Scopus: 14422354600

PBN: 5e70922b878c28a047391168

OPI Nauka Polska

System Informacyjny AGH (SkOs)




1
  • A new successive time balancing time-to-digital conversion method
2
  • A programmable controller for combustion engines used in race cars
3
  • A successive approximation time-to-digital converter with single set of delay lines for time interval measurements
4
  • Adaptacyjna korekcja mapy paliwa i mapy zapłonu silnika wyczynowego
5
  • Algorithms of real-time correction of the fuel map and the ignition map of a race combustion engine with spark ignition
6
  • Algorytm korygowania w czasie rzeczywistym mapy paliwa i mapy zapłonu wyczynowego silnika spalinowego z zapłonem iskrowym
7
  • Analysis of conversion time in asynchronous successive charge redistribution ADC with varying rate of charge transfer
8
  • Analytical approach to multiple memoryless backoff contention analysis
9
  • Asynchroniczne przetwarzanie analogowo-cyfrowe typu Sigma-Delta
10
  • Asynchroniczny, bezzegarowy przetwornik TDC
11
  • Asynchronous Sigma-Delta analog-to digital converter based on the charge pump integrator
12
  • Asynchronous Sigma-Delta modulator based on the charge pump integrator
13
  • Badania symulacyjne wydajności sieci WPAN standardu IEEE 802.15.4
14
15
  • Behavioral modelling and optimization of a cyclic feedback-based successive approximation TDC with dynamic delay equalization
16
  • Behavioral modelling and optimization of a cyclic feedback-based successive approximation TDC with dynamic delay equalization
17
  • Bezzegarowy przetwornik TDC o skróconym czasie konwersji
18
  • Clockless signal-dependent compressive sensing of multitone signals using time encoding machine
19
  • Compressive sampling of stochastic multiband signal using time encoding machine
20
  • Designing Time-to-Digital converter for asynchronous ADCs
21
  • Dwukanałowy przetwornik interwału czasu do współpracy z asynchronicznym koderem sigma-delta
22
  • Dynamic equalization of logic delays in feedback-based successive approximation TDCs
23
  • Electronic control unit for the tuned combustion engins with spark ignition
24
  • Estimation of varying bandwidth from multiple level crossings of stochastic signals
25
  • Evaluating maximum transmission unreliability in persistent CSMA protocol