Wykaz publikacji wybranego autora

Ireneusz Brzozowski, dr inż.

adiunkt

Wydział Informatyki, Elektroniki i Telekomunikacji
WIEiT-ke, Instytut Elektroniki


  • 2023

    [dyscyplina 1] dziedzina nauk inżynieryjno-technicznych / automatyka, elektronika, elektrotechnika i technologie kosmiczne


  • 2018

    [dyscyplina 1] dziedzina nauk inżynieryjno-technicznych / automatyka, elektronika i elektrotechnika


[poprzednia klasyfikacja] obszar nauk technicznych / dziedzina nauk technicznych / elektronika


Identyfikatory Autora Informacje o Autorze w systemach zewnętrznych

ORCID: 0000-0002-1593-4047 orcid iD

ResearcherID: B-7954-2019

Scopus: 55946203800

PBN: 5e70922b878c28a0473910eb

OPI Nauka Polska

System Informacyjny AGH (SkOs)




1
  • An analysis of full adder cells for low-power data oriented adders design
2
  • Analiza własności energetycznych wielopoziomowych dekoderów n-na-$2^{n}$ w technologii CMOS
3
  • ASIC for active heat sinks control – design and testing
4
  • ASIC implementation of high efficiency 8-bit 'OctaLynx' RISC microprocessor
5
  • ASIC implementation of high efficiency 8-bit “OctaLynx” RISC microprocessor
6
  • ASICs design – education and research
7
  • Assessment and modelling of quasi-short power dissipation in CMOS gates
8
  • Automatyczny pomiar pojemności złączowej półprzewodnikowego złącza p-n
9
  • Calculation methods of new circuit activity measure for low power modeling
10
  • Comparative analysis of power consumption of parallel prefix adders
11
  • Design and analysis of multi-level $n-to-2^{n}$ decoders in CMOS technology
12
  • Designing method of compact $n-to-2^{n}$ decoders
13
  • Double edge class BD hybrid DPWM implementation using linearized LBDD algorithm
14
  • Energy scavenging from waste heat and electromagnetic induction
15
  • Estimation and harvesting of human heat power for wearable electronic devices
16
  • Estimation and harvesting of human heat power for wearable electronic devices
17
  • Extraction of temperature dependent parameters for an electrothermal model of thermoelectric energy harvester
18
  • IDD current monitoring cell for VLSI circuits – design and testing
19
  • IDD current monitoring cell for VLSI systems – project, fabrication and verification
20
  • Input voltage impact on quasi-short power dissipation of CMOS gates
21
  • Logic synthesis method for power dissipation reduction in combinational digital circuits
22
  • Low-power logic design based on {\em gate driving way} considering interconnections capacitances
23
  • Low-power logic design based on {\em gate driving way} considering interconnections capacitances
24
  • Matrix of Thermal Characters for the blind
25
  • Modelling of dynamic power dissipation for static CMOS gates and logic networks