Wykaz publikacji wybranego autora

Hubert Szolc, mgr inż.

asystent

Wydział Elektrotechniki, Automatyki, Informatyki i Inżynierii Biomedycznej
WEAIiIB-kair, Katedra Automatyki i Robotyki


  • 2023

    [dyscyplina 1] dziedzina nauk inżynieryjno-technicznych / automatyka, elektronika, elektrotechnika i technologie kosmiczne


  • 2021

    [dyscyplina 1] dziedzina nauk inżynieryjno-technicznych / automatyka, elektronika i elektrotechnika


  • 2019

    [dyscyplina 1] dziedzina nauk inżynieryjno-technicznych / automatyka, elektronika i elektrotechnika


Identyfikatory Autora Informacje o Autorze w systemach zewnętrznych

ORCID: 0000-0003-3018-5731 orcid iD

ResearcherID: brak

Scopus: 57219119237

PBN: 602cee8d9543c7410626e573

System Informacyjny AGH (SkOs)




1
  • Hardware-in-the-loop simulation of a UAV autonomous landing algorithm implemented in SoC FPGA / Hubert SZOLC, Tomasz KRYJAK // W: SPA 2022 [Dokument elektroniczny] : Signal Processing Algorithms, Architectures, Arrangements, and Applications : 25th IEEE SPA conference : Poznan, 21\textsuperscript{st} - 22\textsuperscript{nd} September 2022 : conference proceedings / IEEE The Institute of Electrical and Electronics Engineers Inc.. — [Piscataway] : IEEE, cop. 2022. — (Signal Processing Algorithms, Architectures, Arrangements, and Applications Conference Proceedings ; ISSN 2326-0262). — Dod. ISBN: 979-8-3503-2008-4. — e-ISBN: 978-8-3620-6542-4. — S. 135-140. — Bibliogr. s. 140, Abstr.. — Publikacja dostępna online od: 2022-11-07. — T. Kryjak - dod. afiliacja: IEEE. — tekst: https://ieeexplore-1ieee-1org-1000047tu00a8.wbg2.bg.agh.edu.pl/stamp/stamp.jsp?tp=&arnumber=9927847

    orcid iD
  • keywords: FPGA, UAV, unmanned aerial vehicle, SoC, HIL, autonomous landing, hardware in loop

    cyfrowy identyfikator dokumentu: 10.23919/SPA53010.2022.9927847