Wykaz publikacji wybranego autora

Mateusz Zapart, mgr inż.

doktorant

Wydział Informatyki, Elektroniki i Telekomunikacji
WIEiT-ke, *Katedra Elektroniki


Identyfikatory Autora

ORCID: 0000-0002-6342-0737 połącz konto z ORCID

ResearcherID: EHH-8109-2022

Scopus: 57204816316





Liczba pozycji spełniających powyższe kryteria selekcji: 11, z ogólnej liczby 11 publikacji Autora


1
2
  • A mixed-mode analog-digital simulation of LLC resonant power converter with the quality factor limiter / Mateusz ZAPART, Cezary WOREK // W: XIX KKE [Dokument elektroniczny] : Krajowa Konferencja Elektroniki : Darłówko Wschodnie, 30.08–02.09.2020 : program konferencji. — Wersja do Windows. — Dane tekstowe. — [Gdynia : Uniwersytet Morski], [2020]. — S. 208–215. — Wymagania systemowe: Adobe Reader. — Tryb dostępu: https://drive.google.com/drive/folders/1eGvTNGSskP09Ao19N2PR9ohO8yBPoILq [2020-10-06]. — Bibliogr. s. 215, Abstr.

  • keywords: simulation, resonant converter, quality factor limiter, ngspice, spice, LLC, xspice, mixed signal, digitally controlled converter

    cyfrowy identyfikator dokumentu:

3
  • A mixed-mode analog-digital simulation of LLC resonant power converter with the quality factor limiterSymulacje analogowo-cyfrowe przetwornicy rezonansowej LLC z ogranicznikiem dobroci / Mateusz ZAPART, Cezary WOREK // Przegląd Elektrotechniczny / Stowarzyszenie Elektryków Polskich ; ISSN 0033-2097. — 2021 R. 97 nr 2, s. 82–86. — Bibliogr. s. 86, Streszcz., Abstr.. — tekst: http://pe.org.pl/articles/2021/2/20.pdf

  • słowa kluczowe: symulacja, ogranicznik dobroci, cyfrowe sterowanie, mixed signal, xspice, przetwornica rezonansowa, LLC, spice, ngspice

    keywords: simulation, resonant converter, quality factor limiter, ngspice, spice, LLC, xspice, mixed signal, digitally controlled converter

    cyfrowy identyfikator dokumentu: 10.15199/48.2021.02.20

4
  • Algorytm heurystyczny maksymalizacji przepustowości w sieciach IEEE 802.15.4-TSCHHeuristic algorithm for maximising the throughput in IEEE 802.15.4-TSCH networks / Mateusz KUBASZEK, Jan MACHETA, Mateusz ZAPART, Łukasz KRZAK, Cezary WOREK // Przegląd Telekomunikacyjny, Wiadomości Telekomunikacyjne ; ISSN 1230-3496. — 2018 R. 91 nr 8–9 dod.: CD-ROM, s. 807–810. — Wymagania systemowe: Adobe Reader ; napęd CD-ROM. — Bibliogr. s. 810, Streszcz., Abstr.. — KSTiT 2018 : Krajowe Sympozjum Telekomunikacji i Teleinformatyki : 12–14 września 2018, Bydgoszcz

  • słowa kluczowe: programowanie liniowe, planista, sensorowe sieci bezprzewodowe, TSCH, IEEE 802.15.4e

    keywords: wireless sensor networks, linear programming, centralized scheduling, TSCH, IEEE 802.15.4e

    cyfrowy identyfikator dokumentu: 10.15199/59.2018.8-9.56

5
  • Analiza symulacyjna dyskretnego modelu układu SOGI-FLL wraz z uwzględnieniem behawioralnych modeli układów peryferyjnych mikrokontroleraSimulation analysis of the SOGI-FLL discrete model including behavioral modeling of the microcontroller peripheral / Mateusz ZAPART, Cezary WOREK // W: XXI KKE [Dokument elektroniczny] : Krajowa Konferencja Elektroniki : Darłowo, 05.06–09.06.2022 : program konferencji / Uniwersytet Morski w Gdyni. — Wersja do Windows. — Dane tekstowe. — [Gdynia : Uniwersytet Morski], [2022]. — Dysk Flash. — S. [259–264]. — Wymagania systemowe: Adobe Reader. — Bibliogr. s. [264], Streszcz., Abstr.

  • słowa kluczowe: symulacja, ADC, SOGI-PLL, SOGI, cyfrowy, SOGI-FLL, Ngspice

    keywords: ADC, simulations, digital, SOGI-PLL, SOGI, SOGI-FLL, Ngspice

    cyfrowy identyfikator dokumentu:

6
  • Analiza symulacyjna dyskretnego modelu układu SOGI-FLL wraz z uwzględnieniem behawioralnych modeli układów peryferyjnych mikrokontroleraSimulation analysis of the SOGI-FLL discrete model including behavioral modeling of the microcontroller peripheral / Mateusz ZAPART, Cezary WOREK // Przegląd Elektrotechniczny / Stowarzyszenie Elektryków Polskich ; ISSN 0033-2097. — 2022 R. 98 nr 10, s. 261–266. — Bibliogr. s. 266, Streszcz., Abstr.. — tekst: http://pe.org.pl/articles/2022/10/59.pdf

  • słowa kluczowe: symulacja, ADC, SOGI-PLL, SOGI, cyfrowy, SOGI-FLL, Ngspice

    keywords: ADC, simulations, digital, SOGI-PLL, SOGI, SOGI-FLL, Ngspice

    cyfrowy identyfikator dokumentu: 10.15199/48.2022.10.59

7
8
  • Design and simulations of medium frequency power supply for plasma processing and magnetron sputteringProjekt i symulacje zasilacza średniej mocy i średniej częstotliwości przeznaczonego do procesów plazmowych i rozpylania magnetronowego / Mariusz ZAPART, Cezary WOREK // W: KKE [Dokument elektroniczny] : XX Krajowa Konferencja Elektroniki : Darłówko Wschodnie, 05.09-09.09.2021 : program konferencji / Uniwersytet Morski w Gdyni ; Enamor. — Wersja do Windows. — Dane tekstowe. — [Gdynia : Uniwersytet Morski], [2021]. — S. 259-263. — Wymagania systemowe: Adobe Reader ; 1 dysk Flash. — Bibliogr. s. 262-263, Streszcz., Abstr.

  • słowa kluczowe: rozpylanie magnetronowe, przetwornica rezonansowa LCLC, klasa DE, symulator NGSPICE

    keywords: magnetron sputtering, LCLC resonant converter, class DE, NGSPICE simulator

    cyfrowy identyfikator dokumentu:

9
  • Design and simulations of medium frequency power supply for plasma processing and magnetron sputteringProjekt i symulacje zasilacza średniej mocy i średniej częstotliwości przeznaczonego do procesów plazmowych i rozpylania magnetronowego / Mateusz ZAPART, Cezary WOREK // Przegląd Elektrotechniczny / Stowarzyszenie Elektryków Polskich ; ISSN 0033-2097. — 2022 R. 98 nr 2, s. 98–101. — Bibliogr. s. 101, Streszcz., Abstr.. — tekst: http://pe.org.pl/articles/2022/2/21.pdf

  • słowa kluczowe: rozpylanie magnetronowe, przetwornica rezonansowa LCLC, klasa DE, symulator NGSPICE

    keywords: magnetron sputtering, LCLC resonant converter, class DE, NGSPICE simulator

    cyfrowy identyfikator dokumentu: 10.15199/48.2022.02.22

10
11
  • Simulation of true-bridgeless totem-pole PFC with GaN transistors based on open source environment / Ligenza Sławomir, Mateusz ZAPART, Michał Grzegorzek, Cezary WOREK // W: EPE'19 ECCE Europe [Dokument eletroniczny] : European Power Electronics and Drives Association : September 2-6, 2019, Genova, Italy : [proceedings]. — Wersja do Windows. — Dane tekstowe. — [Piscataway] : IEEE, [2019]. — Dysk Flash. — ISBN: 978-9-0758-1531-3 ; e-ISBN: 978-9-0758-1530-6 . — S. 1–7. — Wymagania systemowe: Adobe Reader. — Bibliogr. s. 7, Abstr.. — Toż pod adresem {https://ieeexplore.ieee.org/document/8914909}

  • keywords: modelling, simulation, GaN, power factor correction, gallium nitride, hardware, device modeling, device simulation, regulators

    cyfrowy identyfikator dokumentu: 10.23919/EPE.2019.8914909