Wykaz publikacji wybranego autora

Dominik Rzepka, dr inż.

asystent

Wydział Elektrotechniki, Automatyki, Informatyki i Inżynierii Biomedycznej
WEAIiIB-kmie, Katedra Metrologii i Elektroniki

[dyscyplina wiodąca] dziedzina nauk inżynieryjno-technicznych / automatyka, elektronika i elektrotechnika


Identyfikatory Autora Informacje o Autorze w systemach zewnętrznych

ORCID: 0000-0002-1159-2502

ResearcherID: brak

Scopus: 55656008700

OPI Nauka Polska

System Informacyjny AGH (SkOs)




Opisy publikacji wcześniejszych zobacz: bpp.agh.edu.pl/old.


Liczba pozycji spełniających powyższe kryteria selekcji: 35, z ogólnej liczby 35 publikacji Autora


1
  • Algorytm odtwarzania zegara transmisji dla pakietowych systemów rediokomunikacyjnych o zmiennej szybkości bitowej
2
  • Architecture of successive approximation time-to-digital converter with single set of delay lines
3
  • Automatyzacja pomiarów pakietowej stopy błędów w cyfrowym torze radiowym
4
5
  • Bezprzewodowy układ zasilania z systemem dwukierunkowego przesyłu energii przystosowany do pracy w przestrzeniach zagrożonych wybuchem
6
  • Bezzegarowy przetwornik TDC o skróconym czasie konwersji
7
  • Breath sensor based on conductive foam
8
  • Clockless signal-dependent compressive sensing of multitone signals using time encoding machine
9
  • Compressive sampling of stochastic multiband signal using time encoding machine
10
  • Cyfrowa platforma komunikacji radiowej dla inteligentnych systemów elektroenergetycznych
11
  • Cyfrowa platforma komunikacji radiowej dla inteligentnych systemów elektroenergetycznych
12
  • Dwukanałowy przetwornik interwału czasu do współpracy z asynchronicznym koderem sigma-delta
13
  • Estimation of varying bandwidth from multiple level crossings of stochastic signals
14
  • Fixed-budget kernel least mean squares
15
  • Identyfikacja systemów nieliniowych przy pomocy jądrowego algorytmu LMS z ograniczeniem zasobów
16
  • Identyfikacja systemów nieliniowych przy pomocy kernelowego algorytmu LMS z ograniczeniem zasobów
17
  • Implementacja i testy architektury bezpieczeństwa na poziomie 2 Systemu IIP
18
  • Implementacja sprzętowa modułu HMAC-SHA-1 do ochrony komunikacji w systemie IIP
19
  • Metoda doboru sekwencji preambuły dla efektywnej implementacji algorytmu synchronizacji
20
  • Optimized design of successive approximation time-to-digital converter with single set of delay lines
21
  • Optimizing time-to-digital converter architecture for successive approximation time measurements
22
  • Reconstruction of signals from level-crossing samples using implicit information
23
  • Reconstruction of varying bandwidth signals from event-triggered samples
24
  • Recovery of bandlimited signal based on nonuniform derivative sampling
25
  • Recovery of signals encoded by Sample-and-Hold Asynchronous Sigma-Delta Modulation