Wykaz publikacji wybranego autora

Dariusz Borkowski, dr hab. inż.

adiunkt

Wydział Elektrotechniki, Automatyki, Informatyki i Inżynierii Biomedycznej
WEAIiIB-kmie, Katedra Metrologii i Elektroniki


  • 2018

    [dyscyplina 1] dziedzina nauk inżynieryjno-technicznych / automatyka, elektronika i elektrotechnika


[poprzednia klasyfikacja] obszar nauk technicznych / dziedzina nauk technicznych / elektrotechnika


Identyfikatory Autora Informacje o Autorze w systemach zewnętrznych

ORCID: 0000-0001-6254-5047 połącz konto z ORCID

ResearcherID: A-1437-2013

Scopus: 57199358562

PBN: 5e70922b878c28a0473910e6

OPI Nauka Polska

System Informacyjny AGH (SkOs)




1
  • Compliance verification of the phasor estimation based on Bertocco-Yoshida Interpolated DFT with leakage correction / Szymon BARCZENTEWICZ, Dariusz BORKOWSKI, Krzysztof DUDA // W: SPA 2013 : Signal Processing : Algorithms, Architectures, Arrangements, and Applications : Poznań, 26–28\textsuperscript{th} September 2013 : conference proceedings / IEEE The Institute of Electrical and Electronics Engineers Inc. Region 8 – Europe, Middle East and Africa. Poland Section. Chapters Signal Processing, Circuits and Systems, Poznań University of Technology. Faculty of Computing. Chair of Control and System Engineering. Division of Signal Processing and Electronic Systems. — Poznań : PUT, [2013]. — ISBN: 978-83-62065-15-8 ; e-ISBN: 978-83-62065-17-2. — S. 61–64. — Bibliogr. s. 64, Abstr.

  • keywords: signal processing, IpDFT, phasor estimation, power system measurements, total vector error, TVE, interpolated discrete Fourier transform

    cyfrowy identyfikator dokumentu:

2
  • New method for noninvasive measurement of utility harmonic impedance / Dariusz BORKOWSKI, Andrzej WETULA, Andrzej BIEŃ // W: Power and Energy Society General Meeting [Dokument elektroniczny] : 22–26, July, 2012, San Diego, CA, USA : proceedings / IEEE. — Wersja do Windows. — Dane tekstowe. — [Piscataway] : IEEE, cop. 2013. — (IEEE Power & Energy Society General Meeting / Institute of Electrical and Electronics Engineers ; ISSN 1944-9925). — e-ISBN: 978-1-4673-2728-2. — Ekran 2–9. — Wymagania systemowe: Adobe Reader. — Tryb dostępu: http://ieeexplore.ieee.org/stamp/stamp.jsp?tp=&arnumber=6345080 [2012-01-11]. — Bibliogr. ekran 8–9, Abstr.

  • brak zdefiniowanych słów kluczowych

    cyfrowy identyfikator dokumentu: 10.1109/PESGM.2012.6345080

3
  • Power system impedance tracking using sliding, finite memory complex recursive least squares / Dariusz BORKOWSKI // W: SPA 2013 : Signal Processing : Algorithms, Architectures, Arrangements, and Applications : Poznań, 26–28\textsuperscript{th} September 2013 : conference proceedings / IEEE The Institute of Electrical and Electronics Engineers Inc. Region 8 – Europe, Middle East and Africa. Poland Section. Chapters Signal Processing, Circuits and Systems, Poznań University of Technology. Faculty of Computing. Chair of Control and System Engineering. Division of Signal Processing and Electronic Systems. — Poznań : PUT, [2013]. — ISBN: 978-83-62065-15-8 ; e-ISBN: 978-83-62065-17-2. — S. 78–81. — Bibliogr. s. 81, Abstr.

  • keywords: power system, utility impedance tracking, non invasive identification, sliding estimation, recursive least squares

    cyfrowy identyfikator dokumentu: