Wykaz publikacji wybranego autora

Jacek Kołodziej, dr inż.

adiunkt

Wydział Informatyki, Elektroniki i Telekomunikacji
WIEiT-ke, Instytut Elektroniki


  • 2023

    [dyscyplina 1] dziedzina nauk inżynieryjno-technicznych / automatyka, elektronika, elektrotechnika i technologie kosmiczne

    [dyscyplina 2] dziedzina nauk inżynieryjno-technicznych / informatyka techniczna i telekomunikacja (25%)


  • 2018

    [dyscyplina 1] dziedzina nauk inżynieryjno-technicznych / automatyka, elektronika i elektrotechnika

    [dyscyplina 2] dziedzina nauk inżynieryjno-technicznych / informatyka techniczna i telekomunikacja (25%)


[poprzednia klasyfikacja] obszar nauk technicznych / dziedzina nauk technicznych / elektronika


Identyfikatory Autora Informacje o Autorze w systemach zewnętrznych

ORCID: 0000-0001-5528-7449 orcid iD

ResearcherID: S-3002-2017

Scopus: 35324700200

PBN: 5e70922b878c28a04739115f

OPI Nauka Polska

System Informacyjny AGH (SkOs)




1
  • Simulation methods for estimation of dynamic power dissipation in digital CMOS circuits / I. BRZOZOWSKI, J. KOŁODZIEJ, A. KOS // W: MIXDES 2004 : MIXed DESign of integrated circuits and systems : proceedings of the 11\textsuperscript{th} international conference : Szczecin, Poland 24–26 June 2004 / ed. Andrzej Napieralski. — [Łodź : Technical University. Department of Microelectronics and Computer Science], 2004. — ISBN10: 8391928977. — S. 435–440. — Bibliogr. s. 440, Abstr.

  • brak zdefiniowanych słów kluczowych

    cyfrowy identyfikator dokumentu: