Wykaz publikacji wybranego autora

Jacek Kołodziej, dr inż.

adiunkt

Wydział Informatyki, Elektroniki i Telekomunikacji
WIEiT-ke, Instytut Elektroniki


  • 2023

    [dyscyplina 1] dziedzina nauk inżynieryjno-technicznych / automatyka, elektronika, elektrotechnika i technologie kosmiczne

    [dyscyplina 2] dziedzina nauk inżynieryjno-technicznych / informatyka techniczna i telekomunikacja (25%)


  • 2018

    [dyscyplina 1] dziedzina nauk inżynieryjno-technicznych / automatyka, elektronika i elektrotechnika

    [dyscyplina 2] dziedzina nauk inżynieryjno-technicznych / informatyka techniczna i telekomunikacja (25%)


[poprzednia klasyfikacja] obszar nauk technicznych / dziedzina nauk technicznych / elektronika


Identyfikatory Autora Informacje o Autorze w systemach zewnętrznych

ORCID: 0000-0001-5528-7449 orcid iD

ResearcherID: S-3002-2017

Scopus: 35324700200

PBN: 5e70922b878c28a04739115f

OPI Nauka Polska

System Informacyjny AGH (SkOs)




1
  • Estymacja strat energii w układach cyfrowych CMOSEstimation of energy losses in CMOS digital circuits / Jacek KOŁODZIEJ, Andrzej KOS // Kwartalnik Elektroniki i Telekomunikacji = Electronics and Telecommunications Quarterly ; ISSN 0867-6747. — 2001 t. 47 z. 3, s. 303–322. — Bibliogr. s. 321–322, Summ.. — tekst: http://www.ijet.pl/old_archives/kwartalnik_elektroniki_i_telekomunikacji_47z3_2001.pdf

  • słowa kluczowe: układy cyfrowe CMOS, projektowanie układów Low Power, estymacja strat energii, straty statyczne, straty dynamiczne, program MPET

    keywords: low power design, digital CMOS circuits, estimation of power loses, static loses, dynamic loses, MPET program

    cyfrowy identyfikator dokumentu: