Wykaz publikacji wybranego autora

Dariusz Kościelnik, dr inż.

adiunkt

Wydział Informatyki, Elektroniki i Telekomunikacji
WIEiT-ke, Instytut Elektroniki


  • 2023

    [dyscyplina 1] dziedzina nauk inżynieryjno-technicznych / automatyka, elektronika, elektrotechnika i technologie kosmiczne


  • 2018

    [dyscyplina 1] dziedzina nauk inżynieryjno-technicznych / automatyka, elektronika i elektrotechnika


[poprzednia klasyfikacja] obszar nauk technicznych / dziedzina nauk technicznych / elektronika


Identyfikatory Autora Informacje o Autorze w systemach zewnętrznych

ORCID: 0000-0001-7338-4760 orcid iD

ResearcherID: FYQ-9762-2022

Scopus: 14422354600

PBN: 5e70922b878c28a047391168

OPI Nauka Polska

System Informacyjny AGH (SkOs)




1
  • A successive approximation time-to-digital converter with single set of delay lines for time interval measurements / Jakub SZYDUCZYŃSKI, Dariusz KOŚCIELNIK, Marek MIŚKOWICZ // Sensors [Dokument elektroniczny]. — Czasopismo elektroniczne ; ISSN 1424-8220. — 2019 vol. 19 iss. 5 art. no. 1109, s. 1–27. — Wymagania systemowe: Adobe Reader. — Bibliogr. s. 25–27, Abstr.. — Publikacja dostępna online od: 2019-03-05. — tekst: https://www.mdpi.com/1424-8220/19/5/1109/pdf

    orcid iD
  • keywords: time-to-digital converter, time interval measurement, succesive approximation, feedforward architecture

    cyfrowy identyfikator dokumentu: 10.3390/s19051109

2
  • Behavioral modelling and optimization of a cyclic feedback-based successive approximation TDC with dynamic delay equalization / J. SZYDUCZYŃSKI, V. Nguyen, F. Schembari, R. B. Staszewski, D. KOŚCIELNIK, M. MIŚKOWICZ // W: EBCCSP 2019 [Dokument elektroniczny] : 5th international conference on Event-Based Control, Communication and Signal Processing : May 27–29, 2019, Vienna, Austria : proceedings. — Wersja do Windows. — Dane tekstowe. — [Piscataway] : Institute of Electrical and Electronics Engineers, cop. 2019. — e-ISBN: 978-1-7281-2322-6. — S. [1–9]. — Wymagania systemowe: Adobe Reader. — Bibliogr. s. [9], Abstr.. — Publikacja dostępna online od: 2019-09-16. — tekst: https://ieeexplore-1ieee-1org-1000047lp0142.wbg2.bg.agh.edu.pl/stamp/stamp.jsp?tp=&arnumber=8836859

    orcid iD
  • keywords: calibration, CMOS, time-to-digital converter, successive-approximation, event based, delay equalization, behavioral modelling

    cyfrowy identyfikator dokumentu: 10.1109/EBCCSP.2019.8836859

3
  • Method and apparatus for indirect conversion of voltage value to digital word / Akademia Górniczo-Hutnicza im. Stanisława Staszica w Krakowie ; wynalazca: KOŚCIELNIK Dariusz, MIŚKOWICZ Marek. — Int.Cl.: H03M 1/46\textsuperscript{(2006.01)}. — European Patent Office. — Opis patentowy ; EP 3145087 B1 ; Udziel. 2019-04-10 ; Opubl. 2019-04-10. — Zgłosz. nr EP20150201443 z dn. 2015-12-18. — tekst: http://patenty.bg.agh.edu.pl/pelneteksty/EP3145087B1.pdf

  • brak zdefiniowanych słów kluczowych

    cyfrowy identyfikator dokumentu: