adiunkt
Faculty of Computer Science, Electronics and Telecommunications WIEiT-ke
ORCID: brak
ResearcherID: brak
Scopus: brak
OPI Nauka Polska
Double edge class BD hybrid DPWM implementation using linearized LBDD algorithm / Jacek JASIELSKI, Stanisław KUTA, Witold MACHOWSKI, Ireneusz BRZOZOWSKI, Wojciech Kołodziejski // W: MIXDES 2014 [Dokument elektroniczny] : mixed design of integrated circuits and systems : Lublin, Poland June 19–21, 2014 : proceedings of the 21\textsuperscript{st} international conference / ed. Andrzej Napieralski. — Wersja do Windows. — Dane tekstowe. — Łódź : Lodz University of Technology. Department of Microelectronics and Computer Science, cop. 2014. — 1 dysk optyczny. — na s. red. dod. ISBN 978-83-63578-04-6. — e-ISBN: 978-83-63578-03-9. — S. 209–214. — Wymagania systemowe: Adobe Reader ; napęd CD-ROM. — Bibliogr. s. 214, Abstr.
keywords: Class-D digital audio amplifier, tapped delay line, DTC, digital-to-time converter, Digital Pulse Width Modulator, DPWM, Analog Delay Locked Loop, Linearized Class DB Double sided Modulation, LBDD, ADLL
Zobacz pełny wykaz publikacji Autora/Autorów: Ireneusz Brzozowski, Stanisław Kuta, Witold Machowski
cyfrowy identyfikator dokumentu: 10.1109/MIXDES.2014.6872187
Hybrid DPWM implementation using coarse and fine programmable ADLL / Jacek JASIELSKI, Stanisław KUTA, Witold MACHOWSKI, Wojciech Kołodziejski // Microelectronics Journal ; ISSN 0026-2692. — 2014 vol. 45 iss. 9 spec. iss., s. 1202–1211. — Bibliogr. s. 1211, Abstr.. — MIXDES 2013 : June 2013, Gdynia, Poland. — tekst: http://www.sciencedirect.com/science/article/pii/S0026269214001402/pdfft?md5=265bbd45ac883e2919dc2c9f0bc1ddae&pid=1-s2.0-S0026269214001402-main.pdf
keywords: Class-D digital audio amplifier, tapped delay line, DTC, digital-to-time converter, Digital Pulse Width Modulator, DPWM, Analog Delay Locked Loop, ADLL
Zobacz pełny wykaz publikacji Autora/Autorów: Stanisław Kuta, Witold Machowski
cyfrowy identyfikator dokumentu: 10.1016/j.mejo.2014.04.038