Wykaz publikacji wybranego autora

Jacek Jasielski, dr inż.

adiunkt

Wydział Informatyki, Elektroniki i Telekomunikacji
WIEiT-ke, *Katedra Elektroniki


Identyfikatory Autora Informacje o Autorze w systemach zewnętrznych

ORCID: brak

ResearcherID: brak

Scopus: brak

OPI Nauka Polska




1
  • Double edge class BD hybrid DPWM implementation using linearized LBDD algorithm / Jacek JASIELSKI, Stanisław KUTA, Witold MACHOWSKI, Ireneusz BRZOZOWSKI, Wojciech Kołodziejski // W: MIXDES 2014 [Dokument elektroniczny] : mixed design of integrated circuits and systems : Lublin, Poland June 19–21, 2014 : proceedings of the 21\textsuperscript{st} international conference / ed. Andrzej Napieralski. — Wersja do Windows. — Dane tekstowe. — Łódź : Lodz University of Technology. Department of Microelectronics and Computer Science, cop. 2014. — 1 dysk optyczny. — na s. red. dod. ISBN 978-83-63578-04-6. — e-ISBN: 978-83-63578-03-9. — S. 209–214. — Wymagania systemowe: Adobe Reader ; napęd CD-ROM. — Bibliogr. s. 214, Abstr.

  • keywords: Class-D digital audio amplifier, tapped delay line, DTC, digital-to-time converter, Digital Pulse Width Modulator, DPWM, Analog Delay Locked Loop, Linearized Class DB Double sided Modulation, LBDD, ADLL

    cyfrowy identyfikator dokumentu: 10.1109/MIXDES.2014.6872187

2