Wykaz publikacji wybranego autora

Jacek Jasielski, dr inż.

adiunkt

Wydział Informatyki, Elektroniki i Telekomunikacji
WIEiT-ke, *Katedra Elektroniki


Identyfikatory Autora Informacje o Autorze w systemach zewnętrznych

ORCID: brak

ResearcherID: brak

Scopus: brak

OPI Nauka Polska




1
  • CMOS inverter based analog multipliers – new experimental results and improvement studyUkłady mnożące na inwerterach CMOS – nowe wyniki eksperymentalne i ulepszenia / Witold MACHOWSKI, Jacek JASIELSKI // Elektronika : konstrukcje, technologie, zastosowania (Warszawa) ; ISSN 0033-2089. — Tytuł poprz.: Przegląd Elektroniki. — 2012 R. 53 nr 7, s. 77–82. — Bibliogr. s. 82, Streszcz., Summ.. — 5th MRW 2012 : Microwave and Radar Week : 21–26 May 2012, Warsaw, Poland

  • brak zdefiniowanych słów kluczowych

    cyfrowy identyfikator dokumentu:

2
  • Current controlled delay line elements' improvement study / Wojciech Kołodziejski, Stanisław KUTA, Jacek JASIELSKI // W: ICSES 2012 [Dokument elektroniczny] : International Conference on Signals and Electronic Systems : 18–21 September 2012, Wrocław, Poland / Wrocław University of Technology. — Wersja do Windows. — Dane tekstowe. — [Wrocław : University of Technology], [2012]. — Dysk Flash. — S. [1–4]. — Wymagania systemowe: Adobe Reader. — Bibliogr. s. [4], Abstr.

  • keywords: DLL, delay line architectures, duty cycle correction, Schmitt trigger

    cyfrowy identyfikator dokumentu: