Wykaz publikacji wybranego autora

Maciej Wielgosz, dr hab. inż.

adiunkt

Wydział Informatyki, Elektroniki i Telekomunikacji
WIEiT-ke, Instytut Elektroniki


  • 2023

    [dyscyplina 1] dziedzina nauk inżynieryjno-technicznych / informatyka techniczna i telekomunikacja

    [dyscyplina 2] dziedzina nauk inżynieryjno-technicznych / automatyka, elektronika, elektrotechnika i technologie kosmiczne (25%)


  • 2018

    [dyscyplina 1] dziedzina nauk inżynieryjno-technicznych / informatyka techniczna i telekomunikacja

    [dyscyplina 2] dziedzina nauk inżynieryjno-technicznych / automatyka, elektronika i elektrotechnika (25%)


[poprzednia klasyfikacja] obszar nauk technicznych / dziedzina nauk technicznych / elektronika


Identyfikatory Autora Informacje o Autorze w systemach zewnętrznych

ORCID: 0000-0002-4401-2957 orcid iD

ResearcherID: J-5132-2018

Scopus: 24451414700

PBN: 5e70922c878c28a047391224

OPI Nauka Polska

System Informacyjny AGH (SkOs)




1
  • Akceleracja obliczeń HPC z zastosowaniem architektur FPGA
2
  • Akceleracja obliczeń zmiennoprzecinkowych na platformie RASC
3
  • Akceleracja wybranych obliczeń HPC w układach FPGA
4
  • Efektywna komunikacja ARM-FPGA z użyciem interfejsu SPI
5
  • Implementacja adaptacyjnego kodera Huffmana w układach FPGA
6
  • Implementacja oraz porównanie algorytmów tekstowych w środowiskach przetwarzania równoległego na przykładzie procesorów wielordzeniowych i kart graficznych
7
  • Implementacja silnie zrównoleglonej operacji obliczania histogramu w układach FPGA
8
  • Implementacja w układach FPGA modułu obliczającego funkcję jednoelektronową
9
  • Implementacja w układach FPGA operacji eksponenty dla liczb w standardzie IEEE-754 o podwójnej precyzji
10
  • Implementacja w układach FPGA transformacji falkowej na obrazie ruchomym
11
  • Implementacja w układach FPGA wybranych fragmentów metody szybkiej segmentacji obrazów
12
  • Implementacja w układach FPGA wybranych operacji zmiennoprzecinkowych
13
  • Mnożenie o stałej szerokości bitowej z zaokrąglaniem
14
  • Moduł obliczający funkcję eksponenty implementowanej w układach FPGA
15
  • Moduł wydajnego przetwarzania sygnałów dedykowany dla systemu wbudowanego opartego na układzie FPGA
16
  • Optymalizacja kompresji Huffmana pod kątem podziału na bloki
17
  • Programowalny moduł rejestracji i przetwarzania sygnałów wibroakustycznych dedykowany systemom monitoringu diagnostycznego
18
  • Przenośny system diagnozowania maszyn wirnikowych PUD-2
19
  • Realizacja operacji mnożenia o skróconej szerokości w układach FPGA
20
  • Równoległa implementacja algorytmu winnowing dla operacji strumieniowej analizy tekstu
21
  • Sprzętowa implementacja części wielomianowej funkcji orbitalnej na potrzeby obliczeń kwantowo-chemicznych
22
  • Sprzętowa implementacja funkcji orbitalnej na potrzeby obliczeń kwantowo-chemicznych
23
  • System do diagnozowania silników turbinowych w zmiennych warunkach pracy
24
  • System wbudowany oparty na procesorze ARM oraz układzie FPGA
25
  • Systemy monitorowania stanu technicznego maszyn wykorzystujące moduły programowalne PUD-2